網(wǎng)友評分:
1.9分
Quartus II 是Altera公司的綜合性PLD/FPGA開發(fā)軟件,它能夠支持Altera名為Qsys的系統(tǒng)級集成工具新產(chǎn)品,并且實現(xiàn)了對Stratix® V FPGA系列的擴展支持。Quartus II還采用增強后的調(diào)試方案加快了電路板開發(fā),可支持原理圖、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多種設(shè)計輸入形式,內(nèi)嵌自有的綜合器以及仿真器,可以完成從設(shè)計輸入到硬件配置的完整PLD設(shè)計流程。
1、可利用原理圖、結(jié)構(gòu)框圖、VerilogHDL、AHDL和VHDL完成電路描述,并將其保存為設(shè)計實體文件;
2、Quartus II芯片(電路)平面布局連線編輯;
3、LogicLock增量設(shè)計方法,用戶可建立并優(yōu)化系統(tǒng),然后添加對原始系統(tǒng)的性能影響較小或無影響的后續(xù)模塊;
4、Quartus II功能強大的邏輯綜合工具;
5、完備的電路功能仿真與時序邏輯仿真工具;定時/時序分析與關(guān)鍵路徑延時分析;可使用SignalTap II邏輯分析工具進行嵌入式的邏輯分析;
6、支持軟件源文件的添加和創(chuàng)建,并將它們鏈接起來生成編程文件;
7、Quartus II使用組合編譯方式可一次完成整體設(shè)計流程;
8、Quartus II自動定位編譯錯誤;
9、高效的期間編程與驗證工具;
10、可讀入標(biāo)準(zhǔn)的EDIF網(wǎng)表文件、VHDL網(wǎng)表文件和Verilog網(wǎng)表文件;
11、能生成第三方EDA軟件使用的VHDL網(wǎng)表文件和Verilog網(wǎng)表文件。
1、采用 Spectra-Q 引擎提高您的設(shè)計效能
了解新引擎怎樣減少設(shè)計迭代和編譯,改變了 FPGA 設(shè)計效能的未來。
2、背景知識
現(xiàn)在可以下載新的背景知識,了解 Spectra-Q 引擎的詳細(xì)信息。了解新引擎怎樣在設(shè)計規(guī)劃和實施的所有階段提供了更多的控制功能和預(yù)測功能。您還將了解到 Spectra-Q 不僅縮短了編譯時間,而且還減少了設(shè)計迭代的總次數(shù),因此成功的解決了設(shè)計效能問題。
3、更短的編譯時間
Spectra-Q 具有以下特性,編譯時間和設(shè)計迭代速度提高了 8 倍,促進產(chǎn)品更迅速面市:
·利用當(dāng)今的多核工作站,算法速度更快 (綜合、布局、布線、時序分析,以及物理綜合)
·漸進式流程支持設(shè)計人員重新進入編譯階段,逐步優(yōu)化各個設(shè)計部分,顯著縮短了設(shè)計迭代時間
·快速重新編譯特性重新使用了綜合和布局布線信息,流暢的處理小的漸進式設(shè)計修改,預(yù)綜合 HDL 修改的編譯速度提高了 3 倍,后適配 SignalTap® II 邏輯分析器修改的編譯速度提高了4倍
·分布式編譯支持您對設(shè)計進行劃分,在服務(wù)器群的多臺計算機上進行并行編譯,極大的縮短了編譯總時間
4、更少的設(shè)計迭代
Spectra-Q 引擎所含有的工具和功能減少了完成 FPGA 和 SoC 設(shè)計所需的設(shè)計迭代次數(shù)。
·BluePrint 平臺設(shè)計者 — BluePrint 平臺設(shè)計者利用 Spectra-Q 新引擎來探查器件外設(shè)體系結(jié)構(gòu),高效的分配接口。BluePrint 實時進行適配以及合法檢查,防止了非法引腳分配,避免了復(fù)雜的錯誤消息,也不需要等待全編譯,I/O 設(shè)計速度提高了 10 倍。詳細(xì)了解·使用 BluePrint 平臺設(shè)計者 加速您的 I/O 設(shè)計。
·混合布局器 — Spectra-Q 引擎還支持混合布局新特性,使用了先進的布局算法加速邏輯總體布局?;旌喜挤牌鹘Y(jié)合分析和高級退火技術(shù),提高了結(jié)果質(zhì)量,降低了種子噪聲,從而加速了時序收斂。
5、更快的設(shè)計輸入
還為硬件、軟件和數(shù)字信號處理 (DSP) 設(shè)計人員提供了 Spectra-Q 引擎快速跟蹤設(shè)計輸入功能。通過多個設(shè)計輸入方法,設(shè)計人員采用自己喜歡的設(shè)計環(huán)境,更高效的針對 FPGA 進行設(shè)計:
·基于 C 或者 C++ — Spectra-Q 引擎支持為高級綜合提供的 A++ 新編譯器,從 C 或者 C++ 語言中建立知識產(chǎn)權(quán) (IP) 內(nèi)核,通過快速仿真和 IP 生成功能大幅度提高了效能。
·基于 C (OpenCL) — 軟件開發(fā)人員可以使用熟悉的基于C的設(shè)計流程和 面向 OpenCL 的 英特爾® SDK。SDK 提供軟件編程模型,抽象出傳統(tǒng)的 FPGA 硬件設(shè)計流程。
·基于模型 — DSP Builder 工具 支持基于模型的設(shè)計流程:您直接在 Simulink 軟件中,從您的 DSP 算法中生成 HDL。
·基于 RTL — Quartus Prime 軟件支持所有標(biāo)準(zhǔn)語言,包括 SystemVerilog 和 VHDL-2008。
6、為 Stratix 10 FPGA 和 SoC 提供 Spectra-Q 引擎
Stratix 10 FPGA 和 SoC 等下一代具有數(shù)百萬邏輯單元 (LE) 的器件的 FPGA 設(shè)計軟件需要新方法。Spectra-Q 引擎為 Quartus Prime 軟件提供支持,提高 Stratix 10 器件的 設(shè)計效能,促進產(chǎn)品及時面市。
Stratix 10 FPGA 和 SoC 硬件實現(xiàn)了創(chuàng)新,特別是其靈活的模塊化體系結(jié)構(gòu),滿足了真正的分層設(shè)計需求。與 Spectra-Q 引擎一起優(yōu)化而顯著提高效能的關(guān)鍵特性包括:
·新的 HyperFlex 內(nèi)核體系結(jié)構(gòu),互聯(lián)結(jié)構(gòu)上遍布寄存器,性能比前幾代 FPGA 提高了 2 倍
·可編程時鐘樹綜合
·采用基于扇區(qū)的方法對器件進行配置
·Spectra-Q 引擎發(fā)揮這種靈活性和模塊化的優(yōu)勢,極大的減少了設(shè)計迭代次數(shù),增強了設(shè)計重用,方便了體系結(jié)構(gòu)探查和規(guī)劃。
7、使用Spectra-Q硬劃分進行IP集成演示
Spectra-Q引擎為IP重用提供了強大的新功能。例如,F(xiàn)PGA含有高速I/O接口,以極高的數(shù)據(jù)速率向FPGA架構(gòu)傳送數(shù)據(jù)。如果I/O至架構(gòu)傳送時序能夠成功的收斂,作為單獨的數(shù)據(jù)庫——“硬劃分”存儲,那么將有利于縮短產(chǎn)品面市時間。這一數(shù)據(jù)庫保持不變,而FPGA架構(gòu)中設(shè)計的其他部分進行綜合、布局和布線的多次修訂。下面的視頻演示了怎樣在Quartus Prime Pro版軟件中作為設(shè)計硬劃分來建立并重用I/O至架構(gòu)傳送,該版軟件是由Spectra-Q引擎支持的。
Altera公司的綜合性PLD/FPGA開發(fā)軟件,支持原理圖、VHDL、VerilogHDL以及AHDL等多種設(shè)計輸入形式,內(nèi)嵌自有的綜合器以及仿真器,可以完成從設(shè)計輸入到硬件配置的完整PLD設(shè)計流程。而且Quartus II 官方版還具有速度快,界面統(tǒng)一,功能集中,易學(xué)易用等特點,讓用戶可以用的更加舒適。
quartus破解版 使用方法:
1、首先安裝Quartus II 11.0軟件
2、再下載Quartus II 11.0破解補?。ㄆ平庋a丁見注意事項處)
3、解壓縮后,復(fù)制解壓出來的文件“Quartus_11.0_x86破解器(內(nèi)部版).exe”到Quartus軟件安裝的目錄下
4、直接點擊“應(yīng)用”按紐
5、雙擊文件“Quartus_11.0_x86破解器(內(nèi)部版).exe”打開破解程序
6、直接點擊“應(yīng)用”按紐
7、選中sys_cpt.dll,點擊“打開”(安裝默認(rèn)的sys_cpt.dll路徑是在C:\altera\11.0\quartus\bin下)
8、將license.dat里的XXXXXXXXXXXX 用您的網(wǎng)卡號替換(在Quartus的Tools菜單下選擇License Setup,下面就有NIC ID)
9、在Quartus II 11.0的Tools菜單下選擇License Setup,然后選擇License file,最后點擊OK
10、此軟件在Windows XP和Windows 7的32/64位操作系統(tǒng)下都通過了驗證
標(biāo)簽: Quartus
關(guān)于本站|下載幫助|下載聲明|軟件發(fā)布|聯(lián)系我們
Copyright ? 2005-2024 m.virtualinsta360.com.All rights reserved.
浙ICP備2024132706號-1 浙公網(wǎng)安備33038102330474號