網(wǎng)友評分:
4.5分
maxplus2是一款功能強大的PLD開發(fā)軟件,能夠幫助用戶更好的進行FPGA/CPLD的開發(fā)工作,用戶可以使用軟件完成設(shè)計輸入、元件適配、時序仿真、功能仿真等流程,提高工作效率。軟件已經(jīng)成功破解,內(nèi)置了完美破解補丁,可以免費解鎖全部功能。
1、設(shè)計輸入,在傳統(tǒng)設(shè)計中,設(shè)計人員是應(yīng)用傳統(tǒng)的原理圖輸入方法來開始設(shè)計的。自90年代初, Verilog、VHDL、AHDL等硬件描述語言的輸入方法在大規(guī)模設(shè)計中得到了廣泛應(yīng)用。
2、前仿真(功能仿真),設(shè)計的電路必須在布局布線前驗證電路功能是否有效。(ASCI設(shè)計中,這一步驟稱為第一次Sign-off)PLD設(shè)計中,有時跳過這一步。
3、設(shè)計編譯,設(shè)計輸入之后就有一個從高層次系統(tǒng)行為設(shè)計向門級邏輯電路設(shè)轉(zhuǎn)化翻譯過程,即把設(shè)計輸入的某種或某幾種數(shù)據(jù)格式(網(wǎng)表)轉(zhuǎn)化為軟件可識別的某種數(shù)據(jù)格式(網(wǎng)表)。
4、優(yōu)化,對于上述綜合生成的網(wǎng)表,根據(jù)布爾方程功能等效的原則,用更小更快的綜合結(jié)果代替一些復(fù)雜的單元,并與指定的庫映射生成新的網(wǎng)表,這是減小電路規(guī)模的一條必由之路。
5、布局布線,在PLD設(shè)計中,3-5步可以用PLD廠家提供的開發(fā)軟件(如 Maxplus2)自動一次完成。
6.后仿真(時序仿真)需要利用在布局布線中獲得的精確參數(shù)再次驗證電路的時序。(ASCI設(shè)計中,這一步驟稱為第二次Sign—off)。
7、生產(chǎn),布線和后仿真完成之后,就可以開始ASCI或PLD芯片的投產(chǎn)
1、開放的界面,支持與Cadence,Exemplarlogic,Mentor Graphics,Synplicty,Viewlogic和其它公司所提供的EDA工具接口。
2、與結(jié)構(gòu)無關(guān),系統(tǒng)的核心Complier支持Altera公司的FLEX10K、FLEX8000、FLEX6000、MAX9000、MAX7000、MAX5000和Classic可編程邏輯器件,提供了世界上唯一真正與結(jié)構(gòu)無關(guān)的可編程邏輯設(shè)計環(huán)境。
3、完全集成化,設(shè)計輸入、處理與較驗功能全部集成在統(tǒng)一的開發(fā)環(huán)境下,這樣可以加快動態(tài)調(diào)試、縮短開發(fā)周期。
4、豐富的設(shè)計庫,提供豐富的庫單元供設(shè)計者調(diào)用,其中包括74系列的全部器件和多種特殊的邏輯功能(Macro-Function)以及新型的參數(shù)化的兆功能(Mage-Function)。
5、模塊化工具,設(shè)計人員可以從各種設(shè)計輸入、處理和較驗選項中進行選擇從而使設(shè)計環(huán)境用戶化。
6、硬件描述語言(HDL),軟件支持各種HDL設(shè)計輸入選項,包括VHDL、Verilog HDL和Altera自己的硬件描述語言AHDL。
7、Opencore特征,軟件具有開放核的特點,允許設(shè)計人員添加自己認為有價值的宏函數(shù)。
1、運行"PCALTERA32BIT"目錄下的"SETUP.EXE",
點擊Install SoftwareMAX+PLUS II BASELINE Software安裝軟件。
2、第一次運行MAX+plus II時,會彈出一個"遵守協(xié)議"對話框,
用鼠標將內(nèi)容下拉到最后, 選擇“OK“。
3、將安裝盤目錄下的授權(quán)文件,復(fù)制到MAX+plus II的安裝目錄下(如"C:MAXPLUS2"目錄)。
4、再次啟動MAX+plus II,選擇菜單[Option]->[Setup]功能,
在彈出的對話框中,按"Browse"按鈕,選擇剛才復(fù)制的授權(quán)文件,
確認退出,退出MAX+plus II開發(fā)環(huán)境,再次運行MAX+plus II即可。
關(guān)于本站|下載幫助|下載聲明|軟件發(fā)布|聯(lián)系我們
Copyright ? 2005-2024 m.virtualinsta360.com.All rights reserved.
浙ICP備2024132706號-1 浙公網(wǎng)安備33038102330474號